服務(wù)熱線
0755-83044319
發(fā)布時(shí)間:2022-03-18作者來(lái)源:薩科微瀏覽:2376
如果有人跟你說(shuō):“嗨,我做的芯片實(shí)現(xiàn)了100%自主可控!”等等,你先不急著崇拜(相信)他,請(qǐng)看完此文再說(shuō)...
首先,什么叫自主可控,最直觀的理解就是當(dāng)別人“卡脖子”的時(shí)候不會(huì)被卡住。 集成電路產(chǎn)業(yè)通常被分為芯片設(shè)計(jì)、芯片制造、封裝測(cè)試三大領(lǐng)域,參看下圖:
01
芯 片 設(shè) 計(jì)
1.1 EDA
EDA(Electronic Design Automation)電子設(shè)計(jì)自動(dòng)化,常指代用于電子設(shè)計(jì)的軟件。
曾經(jīng)有人跟我說(shuō):“EDA有啥呀,不就是個(gè)工具嘛?”是啊,確實(shí)就是個(gè)工具,可是沒(méi)這個(gè)工具,你啥也設(shè)計(jì)不了??!
現(xiàn)在的大規(guī)模集成電路在芝麻粒大小的1平方毫米內(nèi)可以集成1億只以上的晶體管,這些晶體管之間的連接網(wǎng)絡(luò)更是多達(dá)數(shù)億個(gè)。當(dāng)今主流的SoC芯片,其晶體管數(shù)量已經(jīng)超過(guò)百億量級(jí)。如果沒(méi)有精準(zhǔn)的,功能強(qiáng)大的EDA工具,怎么設(shè)計(jì)呢?
EDA是芯片設(shè)計(jì)的必備工具,目前,Synopsys、Cadence和Mentor(Siemens EDA)占據(jù)著超過(guò)90%以上的市場(chǎng)份額。在10納米以下的高端芯片設(shè)計(jì)上,其占有率甚至高達(dá)100%。也就是說(shuō),現(xiàn)在研發(fā)一款10nm以下的芯片,沒(méi)有以上三家的EDA工具幾乎是不可能實(shí)現(xiàn)的。
下表所示是目前芯片設(shè)計(jì)中主流的EDA工具:
芯片設(shè)計(jì)分為設(shè)計(jì)、仿真、驗(yàn)證等環(huán)節(jié),對(duì)應(yīng)的EDA工具分為設(shè)計(jì)工具、仿真工具、驗(yàn)證工具等。 設(shè)計(jì)工具解決的是模型的構(gòu)建,也就是從0到1(從無(wú)到有)的問(wèn)題,仿真和驗(yàn)證工具解決模型的確認(rèn),也就是1是1還是0.9或者1.1的問(wèn)題。因此,從EDA開(kāi)發(fā)的角度,設(shè)計(jì)工具的開(kāi)發(fā)難度更大。 此外,設(shè)計(jì)規(guī)模越大,工藝節(jié)點(diǎn)要求越高,EDA工具的開(kāi)發(fā)難度也越大。 國(guó)產(chǎn)EDA工具目前在一些仿真驗(yàn)證點(diǎn)工具上取得一些成績(jī),在模擬電路設(shè)計(jì)方面也初步具備了全流程工具,但在大規(guī)模集成電路設(shè)計(jì)上和三大廠商還有很大的差距,尤其在高端數(shù)字芯片設(shè)計(jì)流程上基本還是空白。
1.2 IP
下表為目前全球前10大IP提供商,可以看到中國(guó)有兩家入圍前十,但是兩家市場(chǎng)份額加起來(lái)也僅有3%,而ARM一家就占據(jù)了40%以上的市場(chǎng)份額,美國(guó)的企業(yè)則占據(jù)了30%的市場(chǎng)份額,如果ARM被英偉達(dá)收購(gòu),基本上IP市場(chǎng)就是美國(guó)的天下了。此外我們也發(fā)現(xiàn),全球[敏感詞]的兩家EDA公司Synopsys和Cadence,在IP領(lǐng)域也同樣占據(jù)的第二、第三的位置。
下圖所示為IP的種類,其中處理器占51%,接口IP占22.1%,數(shù)字類占8.1%,其他占18.8%,處理器類ARM一家獨(dú)大,在接口類IP中,Synopsys是業(yè)界領(lǐng)導(dǎo)者。
我們需要考慮的是,在設(shè)計(jì)的芯片中那些IP是自主設(shè)計(jì)的,那些是外購(gòu)的,這些外購(gòu)的IP是否存在不可控因素?如果你設(shè)計(jì)的SoC僅僅是把別人的IP打包整合,那自主可控性就要大打折扣了。
下面,我們以華為麒麟980為例,了解一下芯片研發(fā)中的IP使用情況。
麒麟980芯片集成的主要部件有CPU、GPU(俗稱顯卡)、ISP(處理拍照數(shù)據(jù))、NPU(人工智能引擎)和基帶(負(fù)責(zé)通信)。
根據(jù)華為官方資料,ISP是華為自研,NPU是華為和寒武紀(jì)合作的成果,至于CPU(Cortex-A76)和GPU(Mali-G76)則是華為向ARM公司購(gòu)買的授權(quán),包括指令集授權(quán)和內(nèi)核授權(quán)。
如果沒(méi)有IP授權(quán),還有沒(méi)有可能自研麒麟980芯片,目前看來(lái),沒(méi)有 。
1.3 設(shè)計(jì)流程
芯片設(shè)計(jì)流程通??煞譃椋簲?shù)字IC設(shè)計(jì)流程和模擬IC設(shè)計(jì)流程。
數(shù)字IC設(shè)計(jì)流程:芯片定義 → 邏輯設(shè)計(jì) → 邏輯綜合 → 物理設(shè)計(jì) → 物理驗(yàn)證 → 版圖交付。
芯片定義(Specification)是指根據(jù)需求制定芯片的功能和性能指標(biāo),完成設(shè)計(jì)規(guī)格文檔。
邏輯設(shè)計(jì)(Logic Design)是指基于硬件描述語(yǔ)言在RTL(Register-Transfer Level)級(jí)實(shí)現(xiàn)邏輯設(shè)計(jì),并通過(guò)邏輯驗(yàn)證或者形式驗(yàn)證等驗(yàn)證功能正確。
邏輯綜合(Logic Synthesis)是指將RTL轉(zhuǎn)換成特定目標(biāo)的門(mén)級(jí)網(wǎng)表,并優(yōu)化網(wǎng)表延時(shí)、面積和功耗。
物理設(shè)計(jì)(Physical Design)是指將門(mén)級(jí)網(wǎng)表根據(jù)約束布局、布線并最終生成版圖的過(guò)程,其中又包含:數(shù)據(jù)導(dǎo)入 → 布局規(guī)劃 → 單元布局 → 時(shí)鐘樹(shù)綜合 → 布線。
數(shù)據(jù)導(dǎo)入是指導(dǎo)入綜合后的網(wǎng)表和時(shí)序約束的腳本文件,以及代工廠提供的庫(kù)文件。
布局規(guī)劃是指在芯片上規(guī)劃輸入/輸出單元,宏單元及其他主要模塊位置的過(guò)程。
單元布局是根據(jù)網(wǎng)表和時(shí)序約束自動(dòng)放置標(biāo)準(zhǔn)單元的過(guò)程。
時(shí)鐘樹(shù)綜合是指[敏感詞]時(shí)鐘緩沖器,生成時(shí)鐘網(wǎng)絡(luò),最小化時(shí)鐘延遲和偏差的過(guò)程。
布線是指在滿足布線層數(shù)限制,線寬、線間距等約束條件下,根據(jù)電路關(guān)系自動(dòng)連接各個(gè)單元的過(guò)程。
物理驗(yàn)證(Physical Verificaiton)通常包括版圖設(shè)計(jì)規(guī)則檢查(DRC),版圖原理圖一致性檢查(LVS)和電氣規(guī)則檢查(ERC)等。
版圖交付(Tape Out)是在所有檢查和驗(yàn)證都正確無(wú)誤的前提下,傳遞版圖文件給代工廠生成掩膜圖形,并生產(chǎn)芯片。
模擬IC設(shè)計(jì)流程:芯片定義 → 電路設(shè)計(jì) → 版圖設(shè)計(jì) → 版圖驗(yàn)證 → 版圖交付。
其中芯片定義和版圖交付和數(shù)字電路相同,模擬IC在電路設(shè)計(jì)、版圖設(shè)計(jì)、版圖驗(yàn)證和數(shù)字電路有所不同。
模擬電路設(shè)計(jì)是指根據(jù)系統(tǒng)需求,設(shè)計(jì)晶體管級(jí)的模擬電路結(jié)構(gòu),并采用SPICE等仿真工具驗(yàn)證電路的功能和性能。
模擬版圖設(shè)計(jì)是按照設(shè)計(jì)規(guī)則,繪制電路圖對(duì)應(yīng)的版圖幾何圖形,并仿真版圖的功能和性能。
模擬版圖驗(yàn)證是驗(yàn)證版圖的工藝規(guī)則、電氣規(guī)則以及版圖電路圖一致性檢查等。
這里,我們做一個(gè)簡(jiǎn)單的總結(jié):
芯片設(shè)計(jì):就是在EDA工具的支持下,通過(guò)購(gòu)買IP授權(quán)+自主研發(fā)(合作開(kāi)發(fā))的IP,并遵循嚴(yán)格的集成電路設(shè)計(jì)仿真驗(yàn)證流程,完成芯片設(shè)計(jì)的整個(gè)過(guò)程。在這個(gè)過(guò)程中,EDA、IP、嚴(yán)格的設(shè)計(jì)流程三者缺一不可。
目前看來(lái),在這三要素中最先可能實(shí)現(xiàn)自主可控的就是設(shè)計(jì)流程了。
下表列出了當(dāng)前世界前10的芯片設(shè)計(jì)公司,供大家參考。
02
芯 片 制 造
2.1 設(shè)備
芯片制造中,有三大關(guān)鍵工序:光刻、刻蝕、沉積。三大工序在生產(chǎn)過(guò)程中不斷重復(fù)循環(huán),最終制造出合格的芯片。
三大關(guān)鍵工序要用到三種關(guān)鍵設(shè)備,分別是光刻機(jī)、刻蝕機(jī)、薄膜沉積設(shè)備。三大設(shè)備占所有設(shè)備投入的22%、22%、20%左右,是三種占比[敏感詞]的半導(dǎo)體設(shè)備。
下面就以最為典型的光刻機(jī)和刻蝕機(jī)為例進(jìn)行介紹并分析自主可控。
光刻機(jī)
為了實(shí)現(xiàn)摩爾定律,光刻技術(shù)需要每?jī)赡臧哑毓怅P(guān)鍵尺寸(CD)降低30%-50%。需要不斷降低光刻機(jī)的波長(zhǎng)λ。然而,波長(zhǎng)被卡在193nm無(wú)法進(jìn)步長(zhǎng)達(dá)20年。后來(lái)通過(guò)工程上最簡(jiǎn)單的方法解決,在晶圓光刻膠上方加1mm厚的水,把193nm的波長(zhǎng)折射成134nm,稱為浸入式光刻。 浸入式光刻成功翻越了157nm大關(guān),加上后來(lái)不斷改進(jìn)的鏡頭、多光罩、Pitch-split、波段靈敏光刻膠等技術(shù),浸入式193nm光刻機(jī)一直可以做到今天的7nm芯片(蘋(píng)果A12和華為麒麟980)。 EVU光刻機(jī) EUV極紫外光刻(Extreme Ultra-Violet)是一種使用極紫外(EUV)波長(zhǎng)的新一代光刻技術(shù),其波長(zhǎng)為13.5納米。由于光刻精度是幾納米,EUV對(duì)光的集中度要求極高,相當(dāng)于拿個(gè)手電照到月球光斑不超過(guò)一枚硬幣。反射的鏡子要求長(zhǎng)30cm起伏不到0.3nm,相當(dāng)于北京到上海的鐵軌起伏不超過(guò)1毫米。一臺(tái)EUV光刻機(jī)重達(dá)180噸,超過(guò)10萬(wàn)個(gè)零件,需要40個(gè)集裝箱運(yùn)輸,安裝調(diào)試要超過(guò)一年時(shí)間。 2000年時(shí),日本尼康還是光刻機(jī)領(lǐng)域的老大,到了2009年ASML已經(jīng)[敏感詞],市場(chǎng)占有率近7成。目前,[敏感詞]的光刻機(jī)也只有ASML一家可以提供了。 國(guó)內(nèi)的情況,上海微電子(SMEE)已經(jīng)有分辨率為90nm的光刻機(jī),新的光刻機(jī)也在研制中。
在集成電路制造中,光刻只是其中的一個(gè)環(huán)節(jié),另外還有無(wú)數(shù)先進(jìn)科技用于前后道工藝中。
免責(zé)聲明:本文轉(zhuǎn)載自“芯論語(yǔ)”,本文僅代表作者個(gè)人觀點(diǎn),不代表薩科微及行業(yè)觀點(diǎn),只為轉(zhuǎn)載與分享,支持保護(hù)知識(shí)產(chǎn)權(quán),轉(zhuǎn)載請(qǐng)注明原出處及作者,如有侵權(quán)請(qǐng)聯(lián)系我們刪除。
公司電話:+86-0755-83044319
傳真/FAX:+86-0755-83975897
郵箱:1615456225@qq.com
QQ:3518641314 李經(jīng)理
QQ:332496225 丘經(jīng)理
地址:深圳市龍華新區(qū)民治大道1079號(hào)展滔科技大廈C座809室
友情鏈接:站點(diǎn)地圖 薩科微官方微博 立創(chuàng)商城-薩科微專賣 金航標(biāo)官網(wǎng) 金航標(biāo)英文站
Copyright ?2015-2024 深圳薩科微半導(dǎo)體有限公司 版權(quán)所有 粵ICP備20017602號(hào)-1