服務(wù)熱線
0755-83044319
發(fā)布時(shí)間:2022-03-18作者來源:薩科微瀏覽:2100
上接最強(qiáng)的芯片產(chǎn)業(yè)鏈科普,芯片自主可控深度解析(一)
刻蝕機(jī)
刻蝕是將晶圓表面不必要的材質(zhì)去除的過程??涛g工藝位于光刻之后。
光刻機(jī)用光將掩膜上的電路結(jié)構(gòu)復(fù)制到硅片上,刻蝕機(jī)把復(fù)制到硅片上的電路結(jié)構(gòu)進(jìn)行微雕,雕刻出溝槽和接觸點(diǎn),讓線路能夠放進(jìn)去。
按照刻蝕工藝分為干法刻蝕以及濕法刻蝕,干法刻蝕主要利用反應(yīng)氣體與等離子體進(jìn)行刻蝕,濕法刻蝕工藝主要是將刻蝕材料浸泡在腐蝕液內(nèi)進(jìn)行刻蝕。
干法刻蝕在半導(dǎo)體刻蝕中占據(jù)主流,市場占比達(dá)到95%,其[敏感詞]優(yōu)勢在于能夠?qū)崿F(xiàn)各向異性刻蝕,即刻蝕時(shí)可控制僅垂直方向的材料被刻蝕,而不影響橫向材料,從而保證細(xì)小圖形保真性。濕法刻蝕由于刻蝕方向的不可控性,在先進(jìn)制程很容易降低線寬,甚至破壞線路本身,導(dǎo)致芯片品質(zhì)變差。
目前普遍采用多重模板工藝原理,即通過多次沉積、刻蝕工藝實(shí)現(xiàn)需要的特征尺寸,例如14nm制程所需使用的刻蝕步驟達(dá)到64次,較 28nm提升60%;7nm制程所需刻蝕步驟更是高達(dá)140次,較14nm提升118%。
下圖所示為多次刻蝕原理。
和光刻機(jī)一樣,刻蝕機(jī)的廠商也相對較少,代表企業(yè)主要是美國的 Lam Research(泛林半導(dǎo)體)、AMAT(應(yīng)用材料)、日本的TEL(東京電子)等企業(yè)。這三家企業(yè)占據(jù)全球半導(dǎo)體刻蝕機(jī)的94%的市場份額,而其他參與者合計(jì)僅占6%。其中,Lam Research 占比高達(dá)55%,為行業(yè)龍頭,東京電子與應(yīng)用材料分別占比20%和19%。
國內(nèi)的情況,目前刻蝕設(shè)備代表公司為中微公司、北方華創(chuàng)等。中微公司較為領(lǐng)先,工藝節(jié)點(diǎn)已經(jīng)達(dá)到5nm。在全球前十大晶圓企業(yè)中,中微公司已經(jīng)進(jìn)入其中六家,作為臺積電的合作伙伴協(xié)同驗(yàn)證14nm/7nm/5nm等先進(jìn)工藝。
基于此,如果目前在光刻機(jī)領(lǐng)域我們還無力做出改變,那么已經(jīng)有一定優(yōu)勢的刻蝕機(jī)勢必會成為國產(chǎn)替代的先鋒。
2.2 工藝制程
芯片制造過程需要兩千多道工藝制程,下面,我們按照8大步驟對芯片制造工藝進(jìn)行簡單介紹。
1. 光刻(光學(xué)顯影)
光刻是經(jīng)過曝光和顯影程序,把光罩上的圖形轉(zhuǎn)換到光刻膠下面的晶圓上。光刻主要包含感光膠涂布、烘烤、光罩對準(zhǔn)、 曝光和顯影等程序。曝光方式包括:紫外線、極紫外光、X射線、電子束等。
2. 刻蝕(蝕刻)
刻蝕是將材料使用化學(xué)反應(yīng)或物理撞擊作用而移除的技術(shù)。干刻蝕(dry etching)利用等離子體撞擊晶片表面所產(chǎn)生的物理作用,或等離子體與晶片表面原子間的化學(xué)反應(yīng),或者兩者的復(fù)合作用。濕刻蝕(wet etching)使用的是化學(xué)溶液,經(jīng)過化學(xué)反應(yīng)達(dá)到刻蝕的目的。
3. 化學(xué)氣相沉積(CVD)
CVD利用熱能、放電或紫外光照射等化學(xué)反應(yīng)的方式,將反應(yīng)物在晶圓表面沉積形成穩(wěn)定固態(tài)薄膜(film)的一種沉積技術(shù)。CVD技術(shù)在芯片制程中運(yùn)用極為廣泛,如介電材料(dielectrics)、導(dǎo)體或半導(dǎo)體等材料都能用CVD技術(shù)完成。
4. 物理氣相沉積(PVD)
PVD是物理制程而非化學(xué)制程,一般使用氬等氣體,在真空中將氬離子加速以撞擊濺鍍靶材后,可將靶材原子一個(gè)個(gè)濺擊出來,并使被濺擊出來的材質(zhì)如雪片般沉積在晶圓表面。
5. 離子植入(Ion Implant)
離子植入可將摻雜物以離子型態(tài)植入半導(dǎo)體組件的特定區(qū)域上,以獲得精確的電特性。離子先被加速至足夠能量與速度,以穿透(植入)薄膜,到達(dá)預(yù)定的植入深度。離子植入可對植入?yún)^(qū)內(nèi)的摻質(zhì)濃度加以精密控制。
6. 化學(xué)機(jī)械研磨(CMP)
化學(xué)機(jī)械研磨技術(shù)具有研磨性物質(zhì)的機(jī)械式研磨與酸堿溶液的化學(xué)式研磨兩種作用,可以使晶圓表面達(dá)到全面性的平坦化,以利后續(xù)薄膜沉積。
7. 清洗
清洗的目的是去除金屬雜質(zhì)、有機(jī)物污染、微塵與自然氧化物;降低表面粗糙度;幾乎所有制程前后都需要清洗。
8. 晶片切割(Die Saw)
晶片切割是將加工完成的晶圓上一顆顆晶粒裸芯片(die)切割分離,便于后續(xù)封裝測試。
2.3 材料
國內(nèi)的情況,中國大陸半導(dǎo)體硅晶圓銷售額年均復(fù)合增長率達(dá)到41.17%,遠(yuǎn)高于同期全球半導(dǎo)體硅片市場的25.75%。但這塊市場并沒有掌握在本土廠商手中,在打造國產(chǎn)化產(chǎn)業(yè)鏈的今天,還有很大的空間供國內(nèi)晶圓制造商去發(fā)展。
03
封 裝 測 試
3.1 芯片封裝
我們從封裝設(shè)計(jì)和產(chǎn)品封裝兩方面來分析芯片封裝。
早先的封裝中沒有集成(Integration)的概念,封裝設(shè)計(jì)是比較簡單的,對工具要求也很低,Auto CAD就是常用的封裝設(shè)計(jì)工具,隨著MCM、SiP技術(shù)的出現(xiàn),封裝設(shè)計(jì)變得越來越復(fù)雜,加上目前SiP、先進(jìn)封裝、Chiplet、異構(gòu)集成概念的市場接受度越來越高,封裝內(nèi)集成的復(fù)雜度和靈活度急劇上升,對封裝設(shè)計(jì)的要求也越來越高,
SiP和先進(jìn)封裝設(shè)計(jì)工具目前只有Cadence和 Siemens EDA(Mentor)兩家,Cadence是老牌的封裝設(shè)計(jì)EDA提供商,市場占有率高,用戶的忠誠度也比較高。
Siemens EDA(Mentor)是封裝設(shè)計(jì)領(lǐng)域的后起之秀,但其技術(shù)先進(jìn)性上則體現(xiàn)了“后浪”的特點(diǎn)。業(yè)界大佬TSMC, Intel, SAMSUNG紛紛選擇Siemens EDA作為其先進(jìn)封裝(HDAP)的[敏感詞]工具,主要在于兩點(diǎn):先進(jìn)的設(shè)計(jì)工具和強(qiáng)悍的驗(yàn)證工具。
首先我們說說設(shè)計(jì)工具,在一次技術(shù)論壇中,我說:“不同于傳統(tǒng)封裝設(shè)計(jì),先進(jìn)封裝和SiP設(shè)計(jì)對3D環(huán)境要求很高,3D設(shè)計(jì)環(huán)境不在于是否看上去很直觀、絢麗,而在于對客觀元素的精準(zhǔn)描述,包括鍵合線、腔體、芯片堆疊、硅轉(zhuǎn)接板、2.5D集成、3D集成,Bump...”
在這一點(diǎn)上,Siemens EDA的SiP及先進(jìn)封裝設(shè)計(jì)工具已經(jīng)遠(yuǎn)遠(yuǎn)將其競爭對手拋在身后。下圖為先進(jìn)封裝版圖設(shè)計(jì)工具XPD中的封裝設(shè)計(jì)3D截圖,4組芯片堆疊中,每組5顆芯片(4HBM+1Logic)以3D TSV連接在一起,和GPU一起集成在硅轉(zhuǎn)接板(2.5D TSV)上,硅轉(zhuǎn)接板和電阻、電容等一起集成在封裝基板上。
XPD中的先進(jìn)封裝設(shè)計(jì)截圖(3D)
該設(shè)計(jì)中包含了3D集成、2.5D集成、倒裝焊、Bump、多基板集成等多種方式,在XPD設(shè)計(jì)環(huán)境中得到了精準(zhǔn)的實(shí)現(xiàn)。 先進(jìn)封裝驗(yàn)證工具包括電氣驗(yàn)證和物理驗(yàn)證,電氣驗(yàn)證包含80多條規(guī)則,對整個(gè)系統(tǒng)進(jìn)行信號完整性、電源完整性、EMI\EMC等電氣相關(guān)的檢查和驗(yàn)證,物理驗(yàn)證則是基于IC驗(yàn)證工具Calibre,整合出Calibre 3D STACK,專門用于3D先進(jìn)封裝的物理驗(yàn)證。 隨著封裝內(nèi)的集成度、設(shè)計(jì)復(fù)雜度越來越高,對工具的要求也越來越高,另外,在先進(jìn)封裝領(lǐng)域,封裝設(shè)計(jì)和芯片設(shè)計(jì)的協(xié)同度日益提高,在某種程度上有逐漸融合的趨勢,因此對協(xié)同設(shè)計(jì)的要求也日益提升。 關(guān)于SiP、微系統(tǒng)、先進(jìn)封裝的詳細(xì)設(shè)計(jì)方法和實(shí)際案例,可參考電子工業(yè)出版社近期即將出版的新書: 《基于SiP技術(shù)的微系統(tǒng)》
3.2 芯片測試
機(jī)臺測試
測試向量可基于EDA工具的仿真向量(包含輸入信號和期望的輸出),經(jīng)過優(yōu)化和轉(zhuǎn)換,形成ATE格式的測試向量。利用EDA工具建立器件模型,通過建立一個(gè)Testbench仿真驗(yàn)證平臺,對其提供測試激勵(lì),進(jìn)行仿真,驗(yàn)證結(jié)果,將輸入激勵(lì)和輸出響應(yīng)存儲,按照ATE向量格式,生成ATE向量文件。
系統(tǒng)測試
自主可控總結(jié)
從表格可以看出,我們在IC設(shè)計(jì)流程、封裝(SiP)設(shè)計(jì),以及在產(chǎn)品封裝、芯片測試環(huán)節(jié)的自主可控程度比較高;在刻蝕機(jī)、芯片工藝制程上有一定的自主可控性,而在EDA,IP,光刻機(jī),硅晶元,光刻膠等環(huán)節(jié)自主可控的程度非常低,所以高端芯片很容易被“卡脖子”,因?yàn)楦叨诵酒玫降腅DA,IP,光刻機(jī),硅晶元,光刻膠幾乎全部依賴進(jìn)口。 自主可控相對較高的IC設(shè)計(jì)流程、封裝(SiP)設(shè)計(jì)也幾乎全部依賴進(jìn)口的EDA工具,在產(chǎn)品封裝和芯片測試環(huán)節(jié),封裝設(shè)備和測試設(shè)備大約80%以上是進(jìn)口設(shè)備;工藝制程上高端芯片同樣也無法自主生產(chǎn)。考慮到這些,不由得讓我們無法盲目樂觀,因?yàn)樵酵搭^挖掘,自主可控的比例就越低。 當(dāng)別人不卡脖子的時(shí)候,不要趾高氣揚(yáng),似乎一切盡在掌控;當(dāng)別人卡脖子的時(shí)候,不要突然發(fā)現(xiàn),竟然全身上下都是脖子!
只有真正認(rèn)識到自身的不足,實(shí)事求是,踏踏實(shí)實(shí),一步一個(gè)腳印,并持之以恒,才能在激烈的競爭中不致落后,從而減少卡脖子事件的發(fā)生!
免責(zé)聲明:本文轉(zhuǎn)載自“芯論語”,本文僅代表作者個(gè)人觀點(diǎn),不代表薩科微及行業(yè)觀點(diǎn),只為轉(zhuǎn)載與分享,支持保護(hù)知識產(chǎn)權(quán),轉(zhuǎn)載請注明原出處及作者,如有侵權(quán)請聯(lián)系我們刪除。
公司電話:+86-0755-83044319
傳真/FAX:+86-0755-83975897
郵箱:1615456225@qq.com
QQ:3518641314 李經(jīng)理
QQ:332496225 丘經(jīng)理
地址:深圳市龍華新區(qū)民治大道1079號展滔科技大廈C座809室
友情鏈接:站點(diǎn)地圖 薩科微官方微博 立創(chuàng)商城-薩科微專賣 金航標(biāo)官網(wǎng) 金航標(biāo)英文站
Copyright ?2015-2024 深圳薩科微半導(dǎo)體有限公司 版權(quán)所有 粵ICP備20017602號-1