服務(wù)熱線
0755-83044319
發(fā)布時間:2022-03-17作者來源:薩科微瀏覽:1474
異構(gòu)集成正在成為后摩爾時代延續(xù)半導(dǎo)體技術(shù)的重要方向,或?qū)⒊蔀槲磥?0年系統(tǒng)級芯片的主流技術(shù),推動集成電路進入異構(gòu)集成時代。但異構(gòu)集成要打破集成電路傳統(tǒng)“路”的思維,還有很長的路要走。
繞道摩爾定律的重要途徑
目前正處于數(shù)字經(jīng)濟蓬勃發(fā)展的時代,高性能計算、云計算和虛擬化、大數(shù)據(jù)分析等應(yīng)用快速發(fā)展。這一系列的應(yīng)用場景也會給處理器帶來非常大的工作負(fù)載,需要強大算力的支撐。
AMD全球高級副總裁、大中華區(qū)總裁潘曉明表示,在半導(dǎo)體設(shè)計的黃金時代,人們可以通過工藝的進步,降低每個晶體管的成本,同時得到性能的提升。然而現(xiàn)在每進入一個新的節(jié)點,都需要更長的時間才能保證工藝的成熟和穩(wěn)定,新工藝的成本又在顯著增加。這就為人們帶來新的挑戰(zhàn),需要探討在其他方面做出更多的創(chuàng)新,才能進一步提升處理器性能和算力。異構(gòu)集成正在成為提升芯片算力的重要發(fā)展方向。
那么,什么是異構(gòu)集成呢?英特爾研究院副總裁、英特爾中國研究院院長宋繼強指出,異構(gòu)集成是將不同工藝架構(gòu)、不同指令集、不同功能的硬件組合成一個計算系統(tǒng)。同時,異構(gòu)集成也是芯片、封裝、系統(tǒng)、軟件的協(xié)同。它不是單一的技術(shù)點,而是多技術(shù)點的綜合,涉及器件、設(shè)計、軟件算法等的融合,以實現(xiàn)一個高效的異構(gòu)系統(tǒng)。
摩爾定律實際上已經(jīng)成為半導(dǎo)體產(chǎn)業(yè)的一面旗幟,但是人們必須擺脫對工藝節(jié)點微縮的癡迷才能推動半導(dǎo)體技術(shù)持續(xù)演進。
對此,中國科學(xué)院院士毛軍發(fā)指出,現(xiàn)在的半導(dǎo)體技術(shù)主要有兩條發(fā)展路線:延續(xù)摩爾定律和繞道摩爾定律。當(dāng)延續(xù)摩爾定律面臨一系列極限挑戰(zhàn),包括物理原理極限、技術(shù)手段極限和經(jīng)濟成本極限的時候,繞道摩爾定律就是一種可行的發(fā)展方式。而異構(gòu)集成電路就是繞道摩爾定律的重要途徑之一。
毛軍發(fā)強調(diào),研究半導(dǎo)體異構(gòu)集成的科學(xué)意義也很顯著,可以通過集成電路從目前單一同質(zhì)工藝向多種異質(zhì)工藝集成方向發(fā)展,從目前二維平面集成向三維立體集成方向發(fā)展,從而實現(xiàn)高性能的復(fù)雜系統(tǒng)。異構(gòu)集成的特點很突出。一是可以融合不同半導(dǎo)體材料、工藝、結(jié)構(gòu)和元器件;二是采用系統(tǒng)設(shè)計理念;三是應(yīng)用先進技術(shù)比如IP和小芯片(Chiplet),具有2.5維或3維高密度結(jié)構(gòu)。因而使得異構(gòu)集成芯片可以實現(xiàn)強大且復(fù)雜的功能,突破單一半導(dǎo)體工藝的性能極限;同時具有靈活性強、可靠性高、研發(fā)周期短,可實現(xiàn)小型化、輕質(zhì)化等特點。
國際大廠紛紛推出異構(gòu)集成技術(shù)
正因為具有這些優(yōu)點,異構(gòu)集成已經(jīng)成為后摩爾時代半導(dǎo)體技術(shù)發(fā)展的主要路線,越來越多主流廠商給予高度重視。在今年的Computex(臺北電腦展)上,AMD就發(fā)布了一款實驗性的產(chǎn)品Ryzen 5000,其采用臺積電的3D Fabric先進封裝技術(shù),成功地將包含有64MB L3 Cache的chiplet以3D堆疊的形式與處理器封裝在一起。據(jù)AMD介紹,該技術(shù)可以提高超過2D芯片200倍的互聯(lián)密度,與現(xiàn)有的3D封裝解決方案相比,互聯(lián)密度也可達(dá)到15倍以上。
基于異構(gòu)集成技術(shù)的發(fā)展,英特爾則提出XPU的概念。宋繼強表示:“對于英特爾而言,我們推動異構(gòu)計算的創(chuàng)新,就是通過對不同架構(gòu)XPU的異構(gòu)整合,和統(tǒng)一的跨架構(gòu)編程模型oneAPI實現(xiàn)軟硬協(xié)同,滿足更多工作負(fù)載,實現(xiàn)高能效比,幫助客戶降低成本,并能根據(jù)需求快速給出解決方案?!?
在去年“架構(gòu)日”上,英特爾在EMIB(嵌入式多芯片互連橋接)2D封裝、Foveros 3D封裝,以及結(jié)合2D和3D的CO-EMIB技術(shù)基礎(chǔ)上,又推出了Hybrid Bonding(混合結(jié)合)技術(shù)。通過電氣連接獲得更高的載流能力,加速實現(xiàn)10微米及以下的凸點間距,為異構(gòu)介質(zhì)帶來更高的互連密度、帶寬和更低的功耗。
不僅僅是英特爾與AMD,國際芯片龍頭廠商包括英偉達(dá)、高通、賽靈思等都對異構(gòu)集成技術(shù)非常重視。國內(nèi)方面,紫光展銳、北京君正、中星微電子等企業(yè)也在積極展開對異構(gòu)集成的研究與開發(fā),并推出相關(guān)產(chǎn)品與解決方案。紫光展銳新推出的唐古拉T770就集成了4核ARM A76、4核ARM A55、Mali-G57GPU以及基帶芯片等,是異構(gòu)集成的典型應(yīng)用。
需要打破傳統(tǒng)“路”的思維
盡管異構(gòu)集成的發(fā)展前景十分廣闊,但是想要真正實現(xiàn)起來也并非易事。毛軍發(fā)強調(diào),由于不同性能、功能的介質(zhì)緊密耦合,往往相互矛盾,因此在異質(zhì)電路設(shè)計時,要解決電磁-熱-應(yīng)力,多物理協(xié)同設(shè)計,以及有源/無源電路天線、數(shù)字/模擬電路的多功能協(xié)同設(shè)計問題。在工藝制造方面,異構(gòu)集成工藝參數(shù)調(diào)整也會受制于電、熱、應(yīng)力多物理場特性的影響,必須認(rèn)識其內(nèi)在關(guān)系,掌握工藝量化設(shè)計與優(yōu)化機理。
宋繼強也認(rèn)為,異構(gòu)集成在硬件方面需要打破單一架構(gòu),多架構(gòu)融合的XPU架構(gòu)將會成為主流。XPU架構(gòu)的誕生,對軟件提出了更高的要求,因為能夠同時掌握多種架構(gòu)編程語言的開發(fā)人員鳳毛麟角,而軟件是釋放硬件性能的關(guān)鍵一環(huán),能夠跨架構(gòu)編程的軟件模型以及可以提升編程效率的工具就顯得極為重要。
英特爾曾提出六大技術(shù)支柱,對XPU的實現(xiàn)起到了關(guān)鍵作用,包括制程、架構(gòu)、內(nèi)存、互連、安全和軟件。異構(gòu)計算雖然看似一個硬件層級的內(nèi)容,但要釋放其能力,需要芯片、系統(tǒng)、軟件三層一體化考慮,才能夠發(fā)揮作用。一是芯片層,指在芯片封裝內(nèi)的異構(gòu),和“小芯片”概念緊密相聯(lián);二是系統(tǒng)層,指多功能多架構(gòu)的計算架構(gòu)進行整合;三是軟件層,統(tǒng)一的跨架構(gòu)編程模型oneAPI,可以通過一套軟件接口、一套功能庫為開發(fā)者提供在不同架構(gòu)上編程的便利性。
面對異構(gòu)集成的發(fā)展,毛軍發(fā)提出了總體研究思路,即打破集成電路傳統(tǒng)“路”的思維,以耦合多物理場理論為基礎(chǔ),以形成異構(gòu)集成能力為牽引,場、路結(jié)合,統(tǒng)領(lǐng)半導(dǎo)體異構(gòu)集成電路的技術(shù)方向。
免責(zé)聲明:本文轉(zhuǎn)載自“中國半導(dǎo)體行業(yè)協(xié)會”,本文僅代表作者個人觀點,不代表薩科微及行業(yè)觀點,只為轉(zhuǎn)載與分享,支持保護知識產(chǎn)權(quán),轉(zhuǎn)載請注明原出處及作者,如有侵權(quán)請聯(lián)系我們刪除。
公司電話:+86-0755-83044319
傳真/FAX:+86-0755-83975897
郵箱:1615456225@qq.com
QQ:3518641314 李經(jīng)理
QQ:332496225 丘經(jīng)理
地址:深圳市龍華新區(qū)民治大道1079號展滔科技大廈C座809室
友情鏈接:站點地圖 薩科微官方微博 立創(chuàng)商城-薩科微專賣 金航標(biāo)官網(wǎng) 金航標(biāo)英文站
Copyright ?2015-2024 深圳薩科微半導(dǎo)體有限公司 版權(quán)所有 粵ICP備20017602號-1