服務(wù)熱線(xiàn)
0755-83044319
發(fā)布時(shí)間:2022-11-03作者來(lái)源:薩科微瀏覽:2769
MOSFET基本概述
MOSFET的分類(lèi)
MOSFET的種類(lèi):按導(dǎo)電溝道類(lèi)型可分為P溝道和N溝道。按柵極電壓幅值可分為:耗盡型-當(dāng)柵極電壓為零時(shí)漏源極之間就存在導(dǎo)電溝道;增強(qiáng)型-對(duì)于N(P)溝道器件,柵極電壓大于(小于)零時(shí)才存在導(dǎo)電溝道,功率MOSFET主要是N溝道增強(qiáng)型。
MOS管結(jié)構(gòu)原理圖解
(以N溝道增強(qiáng)型為例)
N溝道增強(qiáng)型MOS管結(jié)構(gòu)如圖5所示。它以一塊低摻雜的P型硅片為襯底,利用擴(kuò)散工藝制作兩個(gè)高摻雜的N+區(qū),并引入兩個(gè)電極分別為源極S(Source)和漏極D(Drain),半導(dǎo)體上制作一層SiO2絕緣層,再在SiO2上面制作一層金屬鋁Al,引出電極,作為柵極G(Gate)。通常將襯底與源極接在一起使用。這樣,柵極和襯底各相當(dāng)于一個(gè)極板,中間是絕緣層,形成電容。當(dāng)柵-源電壓變化時(shí),將改變襯底靠近絕緣層處感應(yīng)電荷的多少,從而控制漏極電流的大小。
MOS管工作原理詳解
(N溝道增強(qiáng)型為例)
當(dāng)柵-源之間不加電壓時(shí)即VGS=0時(shí),源漏之間是兩只背向的PN結(jié)。不管VDS極性如何,其中總有一個(gè)PN結(jié)反偏,所以不存在導(dǎo)電溝道。
當(dāng)UDS=0且UGS>0時(shí),由于SiO2的存在,柵極電流為零。但是柵極金屬層將聚集正電荷.它們排斥P型襯底靠近 SiO2一側(cè)的空穴,使之剩下不能移動(dòng)的負(fù)離子區(qū),形成耗盡層,如圖6所示
當(dāng)UGS增大時(shí),一方面耗盡層增寬,另一方面將襯底的自由電子吸引到耗盡層與絕緣層之間,形成一個(gè)N型薄層,稱(chēng)為反型層,如圖7所示。這個(gè)反型層就構(gòu)成了漏-源之間的導(dǎo)電溝道。使溝道剛剛形成的柵-源電壓稱(chēng)為開(kāi)啟電壓UGS(th)/VT。UGS電壓越大,形成的反層型越厚,導(dǎo)電溝道電阻越小。
當(dāng)VGS>VT且VDS較小時(shí),基本MOS結(jié)構(gòu)的示意圖如圖8-1所示。圖中反型溝道層的厚度定性地表明了相對(duì)電荷密度,這時(shí)的相對(duì)電荷密度在溝道長(zhǎng)度方向上為一常數(shù)。相應(yīng)的ID-VDS特性曲線(xiàn)如圖8-1所示。
當(dāng)VGS>VT且VDS增大時(shí),由于漏電壓增大,漏端附近的氧化層壓降減小,這意味著漏端附近的反型層電荷密度也將減小。漏端的溝道電導(dǎo)減小,從而ID-VDS特性曲線(xiàn)的斜率減小,如圖8-2所示。
當(dāng)VGS>VT且VDS增大到漏端的氧化層壓降等于VT時(shí),漏極處的反型層電荷密度為零,此時(shí)漏極處的電導(dǎo)為零,這意味著ID-VDS的特性曲線(xiàn)的斜率為零,稱(chēng)為預(yù)夾斷,如圖8-3所示。
當(dāng)VGS>VT且VDS>VDS(sat)時(shí),溝道中反型電荷為零的點(diǎn)移向源端。如果UDS繼續(xù)增大,夾斷區(qū)隨之延長(zhǎng),如圖所示,而且UDS的增大部分幾乎全部用于克服夾斷區(qū)對(duì)漏極電流的阻力,漏電流ID為一常數(shù),這種情形在ID-VDS對(duì)應(yīng)于飽和區(qū)(恒流區(qū)),如圖8-4所示。
MOSFET的特性曲線(xiàn)
免責(zé)聲明:本文采摘自網(wǎng)絡(luò),本文僅代表作者個(gè)人觀點(diǎn),不代表薩科微及行業(yè)觀點(diǎn),只為轉(zhuǎn)載與分享,支持保護(hù)知識(shí)產(chǎn)權(quán),轉(zhuǎn)載請(qǐng)注明原出處及作者,如有侵權(quán)請(qǐng)聯(lián)系我們刪除。
友情鏈接:站點(diǎn)地圖 薩科微官方微博 立創(chuàng)商城-薩科微專(zhuān)賣(mài) 金航標(biāo)官網(wǎng) 金航標(biāo)英文站
Copyright ?2015-2024 深圳薩科微半導(dǎo)體有限公司 版權(quán)所有 粵ICP備20017602號(hào)-1